Lagarto HUN
Lagarto Hun es un procesador escalar segmentado con ejecución en orden utilizando el conjunto de instrucciones de código abierto RISC-V.
Grupo de investigación:
.
Investigador/es:
Jaume Abella, Calvin Bulla, Guillem Cabo, Francisco J,Cazorla, Adrián Cristal, Max Doblas, Roger Figueras, Alberto González, Carles Hernández, Victor Jiménez, Leonidas Kosmidis, Vatistas Kostalampros, Rubén Langarita, Guillem López-Paradis, Joan Marimon, Jonnatan Mendoza, Miquel Moretó, Julián Pavón, Cristóbal Ramírez, Carlos Rojas, Abraham Ruiz, Nehir Sonmez, Victor Soria, Osman Unsal, Mateo Valero, Iván Vargas
Web:
Descripción:
Lagarto Hun es un procesador escalar segmentado con ejecución en orden utilizando el conjunto de instrucciones de código abierto RISC-V.
En colaboración entre BSC y CIC-IPN, originalmente Lagarto Hun era un núcleo RV64IMA con un pipeline de 5 etapas en orden, compatible con ISA v1.11 privilegiado. Como primera mejora, hemos añadido soporte para operaciones de punto flotante de precisión simple y doble, convirtiendo a Lagarto Hun en un núcleo RV64GCV+ (subconjunto RVV0.7.1), comúnmente denominado RV64G por su sigla en inglés de núcleo de propósito general.
Problema:
N/A
Solución:
N/A
Áreas de aplicación:
N/A
Novedad:
N/A
Protección:
Solderpad Hardware License
Mercado objetivo:
N/A
Keywords:
TRL: N/A
CRL: N/A
BRL: N/A
IPRL: N/A
TmRL: N/A
FRL: N/A
Más información
Si quieres saber más sobre este proyecto no dudes en contactarnos